機(jī)電之家資源網(wǎng)
單片機(jī)首頁|單片機(jī)基礎(chǔ)|單片機(jī)應(yīng)用|單片機(jī)開發(fā)|單片機(jī)文案|軟件資料下載|音響制作|電路圖下載 |嵌入式開發(fā)
培訓(xùn)信息
贊助商
基于FPGA的DDS調(diào)頻信號(hào)的研究與實(shí)現(xiàn)
基于FPGA的DDS調(diào)頻信號(hào)的研究與實(shí)現(xiàn)
 更新時(shí)間:2010-1-8 16:39:17  點(diǎn)擊數(shù):0
【字體: 字體顏色

1 引言

    直接數(shù)字頻率合成器(DDS)技術(shù),具有頻率切換速度快,很容易提高頻率分辨率、對(duì)硬件要求低、可編程全數(shù)字化便于單片集成、有利于降低成本、提高可靠性并便于生產(chǎn)等優(yōu)點(diǎn)。目前各大芯片制造廠商都相繼推出采用先進(jìn)CMOS工藝生產(chǎn)的高性能和多功能的DDS芯片,專用DDS芯片采用了特定工藝,內(nèi)部數(shù)字信號(hào)抖動(dòng)很小,輸出信號(hào)的質(zhì)量高。然而在某些場合,由于專用的DDS芯片的控制方式是固定的,故在工作方式、頻率控制等方面與系統(tǒng)的要求差距很大,這時(shí)如果用高性能的FPGA器件設(shè)計(jì)符合自己需要的DDS電路就是一個(gè)很好的解決方法,它的可重配置性結(jié)構(gòu)能方便的實(shí)現(xiàn)各種復(fù)雜的調(diào)制功能,具有很好的實(shí)用性和靈活性。

2DDS調(diào)頻信號(hào)發(fā)生器框圖設(shè)計(jì)

 

 

3 DDS調(diào)制信號(hào)發(fā)生器FPGA電路設(shè)計(jì)

 

 

    圖2給出了DDS調(diào)制信號(hào)發(fā)生器核心單元的FPGA電路設(shè)計(jì)圖。其設(shè)計(jì)方案采用ALTERA公司的Cyclone系列EP1C6T144C6芯片,加法器為12位,調(diào)制信號(hào)波形存儲(chǔ)器為4096×12BIT,載波信號(hào)波形存儲(chǔ)器為4096×12BIT,系統(tǒng)時(shí)鐘為80MHz;設(shè)計(jì)性能參數(shù):載波頻率可達(dá)10MHz(為確保波形不失真,一周期至少取8點(diǎn)),調(diào)制頻率范圍0~100K,調(diào)頻深度0~10。外部電路輸入有調(diào)制信號(hào)頻率控制字Kh[11..0],載波信號(hào)頻率控制字Kc[11..0],頻偏控制字Kx[11..0],調(diào)制信號(hào)系統(tǒng)時(shí)鐘TZCLK,載波信號(hào)系統(tǒng)時(shí)鐘ZBCLK。Kh[11..0]經(jīng)累加器A輸出累加相位ADDA[11..0]作為調(diào)制信號(hào)查找表的地址,波形數(shù)據(jù)Qa[11..0]和Kx[11..0]和Kc[11..0]經(jīng)過數(shù)值變換后輸出調(diào)頻控制字K[11..0]。K[11..0]經(jīng)累加器B輸出累加相位ADDB[11..0]作為調(diào)頻信號(hào)查找表的地址,波形數(shù)據(jù)Qb[11..0]經(jīng)外部DAC轉(zhuǎn)換和低通濾波得到調(diào)頻信號(hào)波形。其中,在兩個(gè)累加器后相連的DFF緩沖器有助于消除毛刺的影響,進(jìn)一步確保系統(tǒng)的穩(wěn)定性和可靠性。

4仿真及實(shí)驗(yàn)

    取載波系統(tǒng)時(shí)標(biāo)頻率1MHz,調(diào)制信號(hào)系統(tǒng)時(shí)標(biāo)頻率100KHz,相位累加器位數(shù)8位,兩個(gè)波形存儲(chǔ)器地址位數(shù)和數(shù)據(jù)位數(shù)都為8位。用QUERTUS Ⅱ 3.0 仿真,見圖3;用matlab 6.5仿真見圖4;用AEDK-EDA實(shí)驗(yàn)箱下載(其FPAG芯片為EPF10K10TC144-4),D/A轉(zhuǎn)換及單極性輸出電路用ispPAC20芯片實(shí)現(xiàn),通過Tektronix TDS3054B示波器觀察波形,結(jié)果見圖5。其中D/A位數(shù)為8,測量范圍-4-+4V,載波信號(hào)峰值1.414V,由圖4和圖5頻率調(diào)制解調(diào)波形數(shù)據(jù)可得載波頻率為14.2kHz,誤差-3.06%;調(diào)制頻偏為480Hz,誤差-1.69%;調(diào)制度為M=10.21%,誤差2.1%,調(diào)制頻率為4.82kHz,誤差-1.23%。從實(shí)驗(yàn)結(jié)果可以看出本文提供的設(shè)計(jì)理論及設(shè)計(jì)電路的不但正確、可行,并具有良好的性能參數(shù)。所有設(shè)計(jì)、仿真及實(shí)驗(yàn)結(jié)果的一致,為DDS調(diào)頻信號(hào)發(fā)生器FPGA實(shí)現(xiàn)提供了優(yōu)良的設(shè)計(jì)方案。 

 

 

圖3 DDS調(diào)頻波仿真圖(QUERTUS II)

圖4 DDS調(diào)頻波仿真圖(matlab)              圖5 DDS調(diào)頻波實(shí)驗(yàn)結(jié)果圖  

5 總結(jié)

    用FPGA實(shí)現(xiàn)DDS調(diào)頻信號(hào)電路較采用專用DDS芯片更為靈活,只要改變FPGA中ROM內(nèi)的數(shù)據(jù)和控制參數(shù),DDS就可以產(chǎn)生任意調(diào)制波形,且分辨率高,具有相當(dāng)大的靈活性。相比之下,DDS的功能完全取決于設(shè)計(jì)需求,可以復(fù)雜也可以簡單,而且FPGA芯片還支持在系統(tǒng)現(xiàn)場升級(jí)。另外,將DDS設(shè)計(jì)嵌入到FPGA芯片所構(gòu)成的系統(tǒng)中,其系統(tǒng)成本并不會(huì)增加多少,而購買專用芯片的價(jià)格則是前者的很多倍。所以采用FPGA來設(shè)計(jì)DDS系統(tǒng)具有很高的性價(jià)比。

  • 上一篇: 串行通信技術(shù)SERDES正成為高速接口的主流
  • 下一篇: 沒有了
  • 發(fā)表評(píng)論   告訴好友   打印此文  收藏此頁  關(guān)閉窗口  返回頂部
    熱點(diǎn)文章
     
    推薦文章
     
    相關(guān)文章
    網(wǎng)友評(píng)論:(只顯示最新5條。)
    關(guān)于我們 | 聯(lián)系我們 | 廣告合作 | 付款方式 | 使用幫助 | 機(jī)電之家 | 會(huì)員助手 | 免費(fèi)鏈接

    點(diǎn)擊這里給我發(fā)消息66821730(技術(shù)支持)點(diǎn)擊這里給我發(fā)消息66821730(廣告投放) 點(diǎn)擊這里給我發(fā)消息41031197(編輯) 點(diǎn)擊這里給我發(fā)消息58733127(審核)
    本站提供的機(jī)電設(shè)備,機(jī)電供求等信息由機(jī)電企業(yè)自行提供,該企業(yè)負(fù)責(zé)信息內(nèi)容的真實(shí)性、準(zhǔn)確性和合法性。
    機(jī)電之家對(duì)此不承擔(dān)任何保證責(zé)任,有侵犯您利益的地方請(qǐng)聯(lián)系機(jī)電之家,機(jī)電之家將及時(shí)作出處理。
    Copyright 2007 機(jī)電之家 Inc All Rights Reserved.機(jī)電之家-由機(jī)電一體化網(wǎng)更名-聲明
    電話:0571-87774297 傳真:0571-87774298
    杭州濱興科技有限公司提供技術(shù)支持

    主辦:杭州市高新區(qū)(濱江)機(jī)電一體化學(xué)會(huì)
    中國行業(yè)電子商務(wù)100強(qiáng)網(wǎng)站

    網(wǎng)站經(jīng)營許可證:浙B2-20080178-1